RP MK ELEKTRONIKA DIGITAL

|  |  |
| --- | --- |
| Description: C:\Users\Mujahidin\Pictures\its.png | **INSTITUT TEKNOLOGI SEPULUH NOPEMBER****FAKULTAS VOKASI****DEPARTEMEN TEKNIK INSTRUMENTASI****NAMA PRODI: SARJANA TERAPAN TEKNOLOGI REKAYASA INSTRUMENTASI** |
| **MATA KULIAH** | **KODE** | **Rumpun MK** | **BOBOT (sks)** | **SEMESTER** | **Tgl Penyusunan** |
| **ELEKTRONIKA DIGITAL** | VI190414 | **Safety System** | **3** | **III** | **26 Maret 2020** |
| **OTORISASI** | **Pengembang RP** | **Koordinator RMK** | **Ka PRODI** |
| **Ttd DARI KOORDINATOR**  | **Ttd dari RMK****(Dwi Oktavianto, S.T., M.T.)** | **TTd dari Kaprodi****(Dr. Ir. Totok Soehartanto, DEA)** |
| **Capaian Pembelajaran (CP)** | **CPL-PRODI**  |  |
| 1. Mensintesa (mewujudkan/merancang bangun) sebuah rancangan instrumen atau pengukuran dan sistem kontrol, meliputi pemilihan komponen yang tepat(KK4)
2. Menguasai isu terkini dari perkembangan teknologi instrumentasi dunia industri(P3)
3. Menguasai konsep sistem instrumentasi, teknik instrumentasi serta penerapannya di bidang industri(P4)
4. Menguasai dasar dan metode pemrograman serta pengembangannya dalam bidang instrumentasi(P7)
5. Menguji kinerja dan menganalisa sebuah sistem instrumentasi(KK5)
6. Membuat perangkat lunak dan menerapkan perangkat keras sesuai dengan standar keteknikan yang tepat pada sistem kontrol instrumentasi,(KK7)
 |
| **CP MK** |  |
| 1. Mahasiswa mampu memahami prinsip penggunaan gerbang logika dasar
2. Mampu memahami prinsip penyederhanaan persamaan fungsi logika menggunakan aljabar Boolean.
3. Mampu menggunakan komponen – komponen elektronika yang berhubungan dengan aplikasi digital.
4. Mampu memahami dan mengaplikasikan *Hardware Description Language* (HDL) pada *Field Programmable Gate Array* (FPGA).
5. Mahasiswa mampu memahami dan menggunakan *State Machine* pada aplikasi sistem instrumentasi.
 |
| **Diskripsi Singkat MK** | Mata kuliah Elektronika Digital adalah mata kuliah yang mempelajari berbagai apllikasi elektronika berbasis digital  |
| **Pokok Bahasan / Bahan Kajian** | 1. Sistem Digital,
2. Gerbang Logika dan Karakteristiknya,
3. Optimasi Fungsi Logika
4. Hardware Description Language
5. Field Programmable Gate Array
 |
| **Pustaka** | **Utama:** |  |
| 1. Sabir Kumar Sakar, Asish Kumar De, Souvik Sarkar, “*Foundation Of Digital Electronic and Logic Design*”.
2. Daniel Adam Stek, “*Analog and Digital Electronics*”, 3rd edition.
3. Palnitkar, Samit, “*Verilog A guide to digital design*”, 2nd Edition, Prentice Hall, 2003.
4. Brown, Stephen, Vranesic, Zvonko, “*Fundamental of digital logic with verilog design*”, McGraw-Hill, 2003.
5. Enoch. O. Hwang, “*Digital Logic And Microprocessor Design With VHDL”*, Team ELECTRONIX, 2004 .
 |
| **Pendukung :** |  |
|  |
| **Media Pembelajaran** | **Preangkat lunak :** | **Perangkat keras :** |
|  |  |
| **Team Teaching** |  |
| **Matakuliah syarat** |  |
| **Mg Ke-** |  **Kemampuan akhir pada tiap tahap pemebelajaran (Sub-CP-MK)** | **Penilaian** | **Bentuk Pembelajaran, Metode Pembelajaran dan Penugasan Mhs** **[ Estimasi Waktu]** | **Materi Pembelajaran****[Pustaka]** | **Bobot Penilaian (%)** |
| **Indikator Penilaian** | **Kriteria & Bentuk Penilaian** | **Daring (online)** | **Luring (offline)** |
| **(1)** | **(2)** | **(3)** | **(4)** | **(5)** | **(6)** | **(7)** | **(8)** |
| **1**  | Mahasiswa mampu menjelaskan perbedaan antara sistem digital dan sistem analog | Ketepatan memahami konsep dan prinsip kerja antara sistem digital dan analog | * Kuliah
* Diskusi
* Tugas 1: Membuat resume mengenai sistem digital dan sistem analog
* Praktikum
 |  |  | * Pendahuluan
* Sistem Digital dan Sistem Analog
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]

[P:1x1x170”] |
| **2,3** | Mahasiswa mampu menjelaskan mengenai sistem bilangan digital dan proses konversi antar sistem bilangan | Ketepatan dalam memahami teknik konversi antara bilangan digital | * Kuliah
* Diskusi
* Tugas 2: mengerjakan soal mengenai beberapa metode konversi sistem bilangan
* Praktikum
 |  |  | * Konversi bilangan biner, desimal, heksadesimal, Octal, dll
* Binary-Coded Decimal (BCD)
* Gray Code
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 |
| **4** | Mahasiswa mampu memahami operasi gerbang logika dasar baik secara simulasi software dan Hardware | Ketepatan dalam menguasai operasi gerbang logika sederhana | * Kuliah
* Diskusi
* Tugas 3 : simulasi mandiri gerbang dasar logika sederhana baik secara software maupun hardware
* Praktikum
 |  |  | * Konstanta dan variabel boolean
* Tabel kebenaran
* Operasi dan gerbang logika AND, OR, NOT, NAND, NOR.
* Active LOW dan HIGH
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]

[P:1x1x170”] |
| **5** | Mahasiswa mampu merancang dan mengoperasikan rangkaian kombinasional secara simulasi software dan Hardware | Ketepatan dalam merancang rangkaian kombinasional | * Kuliah
* Diskusi
* Tugas 4: Tugas individu membuat rangkaian kombinasional baik secara software maupun hardware
* Praktikum
 |  |  | * Multiplexer dan demultiplexer
* Flip-flop
* Registers
* Counters
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 |
| **6,7** | Mahasiswa paham dan mampu menjelaskan mengenai teknik penyederhanaan dari fungsi – fungsi logika | Ketepatan dalam memahami teknik – teknik penyederhanaan fungsi logika | * Kuliah
* Diskusi
* Tugas 5: Tugas individu membuat penyederhanaan dari sebuah rangkaian kombinasional serta simulasi rangkaian hasil penyederhanaan.
* Praktikum
 | * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 | * Aljabar Boolean
* Hukum De Morgan
* Sum-Of-Product/Product-of-Sum
* Karnaugh Map
 | 6% |
| **8** | Evaluasi Tengah Semester  | 20% |
| **9** | Mahasiswa mampu memahami tentang FPGA dan *Hardware Description Language* | Ketepatan dalam memahami konsep pemrograman menggunakan HDL pada FPGA | * Kuliah
* Diskusi
* Tugas 6 : Tugas individu melakukan instalasi software pendukung serta mencoba menggunakan FPGA development board
* Praktikum
 |  |  | * Pengantar FPGA
* Pengantar HDL
* Struktur penulisan HDL
* Penulisan *testbench*
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 |
| **10, 11** | Mahasiswa mampu menjelaskan tentang *Arithmetic Logic Unit* (ALU) dan komponen pembangunnya | Ketepatan dalam memahami tentang komponen – komponen pembangun ALU | * Kuliah
* Diskusi
* Tugas 6 : Tugas individu melakukan instalasi software pendukung serta mencoba menggunakan FPGA development board
* Praktikum
 |  |  | * Operasi aritmetika biner
* 2’s Complement
* Half adder
* Full-adder
* Binary adder
* Desain ALU sederhana menggunakan FPGA
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 |
| **12,13** | Mahasiswa mampu memahami dan menggunakan *Finite State Machine*(FSM) | Ketepatan dalam memahami penggunaan FSM pada sistem digital | * Kuliah
* Diskusi
* Tugas 7 : Tugas individu mendesain sebuah sistem digital menggunakan State Machine
* Praktikum
 |  |  | * Mesin Mealey
* Mesin Moore
* Desain Sequential circuit menggunakan State Machine
* Arbiter circuit menggunakan State Machine
 | 6% |
| * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 |
| **14,15** | Mahasiswa mampu memahami dan merancang sebuah arsitektur prosesor sederhana | Ketepatan dalam memahami komponen – komponen pembangun sebuah prosesor sederhana | * Kuliah
* Diskusi kelompok
* Tugas 8 : Tugas kelompok merancang sebuah processor sederhana
* Praktikum
 | * [TM:1x2x50”]
* [BT:1x2x60”]
* [BM:1x2x60”]
* [P:1x1x170”]
 | * Clock
* On-Chip Memory
* General Purpose IO
* Bus
* ALU
* Merancang sebuah processor sederhana
 | 12% |
| **16** | **Evaluasi Akhir Semester**  | 20% |
| **Total** | 100% |

**Catatan :**

1. **Capaian Pembelajaran Lulusan PRODI (CPL-PRODI)** adalah kemampuan yang dimiliki oleh setiap lulusan PRODI yang merupakan internalisasi dari sikap, penguasaan pengetahuan dan ketrampilan sesuai dengan jenjang prodinya yang diperoleh melalui proses pembelajaran.
2. **CPL yang dibebankan pada mata kuliah** adalah beberapa capaian pembelajaran lulusan program studi (CPL-PRODI) yang digunakan untuk pembentukan/pengembangan sebuah mata kuliah yang terdiri dari aspek sikap, ketrampulan umum, ketrampilan khusus dan pengetahuan.
3. **CP Mata kuliah (CPMK)** adalah kemampuan yang dijabarkan secara spesifik dari CPL yang dibebankan pada mata kuliah, dan bersifat spesifik terhadap bahan kajian atau materi pembelajaran mata kuliah tersebut.
4. **Sub-CP Mata kuliah (Sub-CPMK)** adalah kemampuan yang dijabarkan secara spesifik dari CPMK yang dapat diukur atau diamati dan merupakan kemampuan akhir yang direncanakan pada tiap tahap pembelajaran, dan bersifat spesifik terhadap materi pembelajaran mata kuliah tersebut.
5. **Indikator penilaian** kemampuan dalam proses maupun hasil belajar mahasiswa adalah pernyataan spesifik dan terukur yang mengidentifikasi kemampuan atau kinerja hasil belajar mahasiswa yang disertai bukti-bukti.
6. **Kriteria Penilaian** adalah patokan yang digunakan sebagai ukuran atau tolok ukur ketercapaian pembelajaran dalam penilaian berdasarkan indikator-indikator yang telah ditetapkan. Kreteria penilaian merupakan pedoman bagi penilai agar penilaian konsisten dan tidak bias. Kreteria dapat berupa kuantitatif ataupun kualitatif.
7. **Bentuk penilaian:** tes dan non-tes.
8. **Bentuk pembelajaran:** Kuliah, Responsi, Tutorial, Seminar atau yang setara, Praktikum, Praktik Studio, Praktik Bengkel, Praktik Lapangan, Penelitian, Pengabdian Kepada Masyarakat dan/atau bentuk pembelajaran lain yang setara.
9. **Metode Pembelajaran:** Small Group Discussion, Role-Play & Simulation, Discovery Learning, Self-Directed Learning, Cooperative Learning, Collaborative Learning, Contextual Learning, Project Based Learning, dan metode lainnya yg setara.
10. **Materi Pembelajaran** adalah rincian atau uraian dari bahan kajian yg dapat disajikan dalam bentuk beberapa pokok dan sub-pokok bahasan.
11. **Bobot penilaian** adalah prosentasi penilaian terhadap setiap pencapaian sub-CPMK yang besarnya proposional dengan tingkat kesulitan pencapaian sub-CPMK tsb., dan totalnya 100%.
12. **TM**=Tatap Muka, **PT**=Penugasan terstruktur, **BM**=Belajar mandiri.